10G 非网管以太网交换机 IP 内核(10G UES) 是我们的1G 非网管以太网交换机 IP 内核 (UES)的演进。10G UES 为可重新配置的设备实现了即插即用的以太网交换机。它不需要外部配置,旨在使用最少的资源实现最大吞吐量。
10G 非网管交换机 IP 实现了一个非阻塞交叉矩阵,允许所有端口之间的线速通信。IP 核能够在转发每个帧之前对其进行缓冲和验证,延迟时间已降至纳秒级。此外,交换机 IP 核支持 IEEE 1588 V2 透明时钟功能。此功能可纠正引入交换机产生的错误的 PTP 帧,允许 IEEE 1588 同步设备的互连保持最高水平的准确性。
10G 非网管交换机 IP 核是实现基于以太网的工业网络的完美以太网交换机 IP。它为以太网 PHY 设备提供MII/GMII/RGMII原生接口,可与Xilinx 以太网 1G/2.5G BASE-X PCS/PMA结合使用,可支持RMII 或 SGMII等接口。它还支持将 AXI4-Stream 接口连接到其他不具有基于 MAC 接口的 IP 核。
以下Xilinx FPGA 系列可支持 10G 非网管交换机:
- 7-Series (Zynq, Spartan, Artix, Kintex, Virtex)
- Ultrascale (Kintex, Virtex)
- Ultrascale+ (Zynq MPSoC, Kintex, Virtex)
- Versal