MultiSync IP Core:时间同步冗余

MULTIsync IP核是一个多协议冗余时间同步核,可提供亚微秒的时间同步,从而为每种情况提供最大的灵活性。它能够使用IEEE 1588-2008(PTPv2)和IRIG-B时间同步协议提供时间同步。 

MULTIsync IP核支持以下同步输入源:

  • PTP:以太网。输入端的PTP从站
  • IRIG-B:符合IRIG-B的信号。输入端的IRIG-B从站
  • 自由运行计时器:数字输入

MULTIsync IP Core支持以下同步输出选项:

  • PTP:以太网。输出端上的PTP主站
  • IRIG-B:符合IRIG-B的信号。输出端上的IRIG-B从站
  • 自由运行计时器:数字输出

这种多功能性使MULTI同步的不同使用案例能够相互补充:

  • 它可以提供时间同步冗余,从而可以将IP同时连接到PTP网络和IRIG-B主站。用户可以在三个可用时间(PTP、IRIG-B、自由运行的计时器)中选择一个时间源
  • 当IP与选定的主站同步时,它可以充当PRIG到IRIG-B或IRIG-B到PTP的桥
  • 它可以充当PTP或IRIG-B大师

MULTI同步 可在SoC-E HSR-PRP交换机、TSN交换机、非网管以太网交换机或网管以太网交换机 的IP核组合中用于引入以太网流量交换功能或HSR和PRP冗余。

以下Xilinx FPGA系列支持MULTI同步:

利用新的Xilinx Vivado工具,可以将MULTIsync轻松集成到您的FPGA设计中,该工具允许在图形用户界面中使用IP内核,并以简便的方式配置IP参数。

MULTIsync IP核主要功能:

  • 多协议冗余时间同步
  • 同时支持IEEE 1588-2008(PTPv2)和IRIG-B时间同步协议
  • 12种不同的操作模式
  • 3个独立的64位可调定时器与每个从站关联。32位亚纳秒频率调整
  • 每秒一脉冲输出
  • 支持事件时间戳记(同时最多4个不同事件)
  • 支持警报检测(同时最多4个不同的警报)

PTP功能

  • 支持10/100/1000 Mbps以太网操作
  • 支持的AXI-S接口:
    • 1千兆位以太网:8位数据宽度
    • 10千兆位以太网:64位数据宽度
    • 选择以太网帧是否包含前同步码
  • 16个位置FIFO深度。存储旧时间戳值是为了避免溢出
  • 支持端到端和点对点延迟机制
  • 在第2层(以太网)和第3层(IPv4)接口上均支持PTP
  • 支持VLAN标记的PTP消息
  • IEEE1588配置文件:默认、电源、电源设施(IEC61850-9-3),AS
    •  
 

IRIG-B从站功能

  • 支持DCLS和AM调制
  • AM信号的内部滤波
  • 支持所有IRIG-B编码表达式,包括年份信息、控制功能和直线二进制秒
  • IEEE-1344扩展支持
  • 输入类型(IRIG-B时间码)可在实施前和运行中进行配置
  • 实现与SPI、QSPI和MICROWIRE协议兼容的通用ADC控制器

IRIG-B主站功能

  • 支持DCLS和AM调制
  • 支持所有IRIG-B编码表达式,包括年份信息、控制功能和直线二进制秒
  • IEEE1344扩展支持
  • 输出类型(IRIG-B时间码)可在实施前和运行中进行配置
  • 实现与SPI,QSPI和MICROWIRE协议兼容的通用DAC控制器

任意运行计时器功能

  • 由用户完全管理(时间和频率调整)

 

参考设计支持的板:

欲了解更多信息,请联系我们:info@hkaco.com